Thesis DISEÑO E IMPLEMENTACIÓN DE UN RECEPTOR DIGITAL DE RADIO
Loading...
Date
2004
Journal Title
Journal ISSN
Volume Title
Program
Campus
Casa Central, Valparaíso
Abstract
En este trabajo se exploran las posibilidades de emplear sistemas de lógica reconfigurable para realizar tareas de procesamiento digital de seales. En una primera parte se estudian los sistemas de lógica reconfigurable y las herramientas de software necesarios para implementar circuitos digitales en ellos. Se hace un estudio de los distintos lenguajes para la descripción de hardware modernos y se explora el uso de una nueva alternativa, basada en conceptos de programación funcional. Como caso ilustrador se estudian los módulos necesarios para realizar un demodulador digital de radio frecuencias. Se estudia cada componente desde una perspectiva teórica y de las posibles implementaciones realizables. A continuación se implementan estos módulos empleando un HDL constructivo funcional que permite realizar diseos flexibles y reutilizables. Las implementaciones son verificadas empleando un ambiente de simulación desarrollado para la ocasión y evaluadas a través de la síntesis para una FPGA. Los resultados de la síntesis permiten conocer la velocidad de ejecución y el uso de recursos de estas implementaciones. En el ultimo capítulo se describe un conjunto de circuitos diseados para poder realizar tareas de procesamiento de seales analógicas empleando FPGAs. El trabajo realizado presenta una nueva alternativa de bajo costo para el desarrollo de sistemas no triviales en FPGA. Los módulos descritos y desarrollados ilustran la posibilidad de desarrollar soluciones avanzadas para problemas reales a través de esta tecnología alternativa. Palabras claves: FPGA, Hardware Description Language, Digital Down Converter.
Description
Catalogado desde la versión PDF de la tesis.
Keywords
ELECTRONICA DIGITAL, PROCESAMIENTO DE SEÑALES, RADIODETECTORES