EL REPOSITORIO SE ENCUENTRA EN MARCHA BLANCA

 

Thesis
DISEÑO E IMPLEMENTACIÓN DE UN RECEPTOR DIGITAL DE RADIO

dc.contributor.advisorSILVA BIJIT, LEOPOLDO
dc.contributor.authorBENENSON DÍAZ, RODRIGO
dc.contributor.departmentUniversidad Técnica Federico Santa María UTFSM. Departamento de Electrónica
dc.contributor.otherGONZÁLEZ VALENZUELA, AGUSTÍN JOSÉ
dc.coverage.spatialCasa Central, Valparaísoes_CL
dc.creatorBENENSON DÍAZ, RODRIGO
dc.date.accessioned2024-10-16T12:42:46Z
dc.date.available2024-10-16T12:42:46Z
dc.date.issued2004
dc.descriptionCatalogado desde la versión PDF de la tesis.es_CL
dc.description.abstractEn este trabajo se exploran las posibilidades de emplear sistemas de lógica reconfigurable para realizar tareas de procesamiento digital de seales. En una primera parte se estudian los sistemas de lógica reconfigurable y las herramientas de software necesarios para implementar circuitos digitales en ellos. Se hace un estudio de los distintos lenguajes para la descripción de hardware modernos y se explora el uso de una nueva alternativa, basada en conceptos de programación funcional. Como caso ilustrador se estudian los módulos necesarios para realizar un demodulador digital de radio frecuencias. Se estudia cada componente desde una perspectiva teórica y de las posibles implementaciones realizables. A continuación se implementan estos módulos empleando un HDL constructivo funcional que permite realizar diseos flexibles y reutilizables. Las implementaciones son verificadas empleando un ambiente de simulación desarrollado para la ocasión y evaluadas a través de la síntesis para una FPGA. Los resultados de la síntesis permiten conocer la velocidad de ejecución y el uso de recursos de estas implementaciones. En el ultimo capítulo se describe un conjunto de circuitos diseados para poder realizar tareas de procesamiento de seales analógicas empleando FPGAs. El trabajo realizado presenta una nueva alternativa de bajo costo para el desarrollo de sistemas no triviales en FPGA. Los módulos descritos y desarrollados ilustran la posibilidad de desarrollar soluciones avanzadas para problemas reales a través de esta tecnología alternativa. Palabras claves: FPGA, Hardware Description Language, Digital Down Converter.es_CL
dc.description.degreeINGENIERO CIVIL ELECTRÓNICOes_CL
dc.format.mediumCD ROM
dc.format.mediumPapel
dc.identifier.barcode3560900111721
dc.identifier.urihttps://repositorio.usm.cl/handle/123456789/51628
dc.language.isoes
dc.publisherUniversidad Técnica Federico Santa María
dc.rights.accessRightsB - Solamente disponible para consulta en sala (opción por defecto)
dc.source.urihttp://www.usm.cl
dc.subjectELECTRONICA DIGITALes_CL
dc.subjectPROCESAMIENTO DE SEÑALESes_CL
dc.subjectRADIODETECTORESes_CL
dc.titleDISEÑO E IMPLEMENTACIÓN DE UN RECEPTOR DIGITAL DE RADIOes_CL
dc.typeTesis de Pregradoes_CL
dspace.entity.typeTesis

Files

Original bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
3560900111721UTFSM.pdf
Size:
3.96 MB
Format:
Adobe Portable Document Format