Thesis
SIMULACIÓN DE UN MOTOR DE INDUCCIÓN VÍA HARDWARE USANDO FPGA

dc.contributor.advisorSILVA JIMÉNEZ, CÉSAR ARMANDO
dc.contributor.authorPALMA GONZÁLEZ, RICARDO FELIPE
dc.contributor.departmentUniversidad Técnica Federico Santa María UTFSM. Departamento de Electrónica
dc.contributor.otherFREUND GRUNEWALDT, WOLFGANG
dc.coverage.spatialCampus Casa Central Valparaíso
dc.creatorPALMA GONZÁLEZ, RICARDO FELIPE
dc.date.accessioned2024-10-30T23:12:11Z
dc.date.available2024-10-30T23:12:11Z
dc.date.issued2013
dc.descriptionCatalogado desde la versión PDF de la tesis.es_CL
dc.description.abstractEn esta tesis se presenta la implementacion del modelo de la maquina de induccion en una FPGA con el n de realizar simulaciones en tiempo real. El uso de FPGA como motor computacional puede conducir a una signicativa ganancia en velocidad cuando es comparada con simulaciones basadas en un computador, especialmente si las operaciones aritmeticas son realizadas en forma paralela. Los calculos son ejecutados en la representacion de punto otante usando Verilog y los resultados son comparados con la respuesta teorica esperable obtenida con Matlab/Simulink. Luego se procede a desarrollar una plataforma experimental utilizando una dSPACE para realizar diferentes tipos de control de velocidad sobre la maquina simulada.es_CL
dc.description.degreeINGENIERO CIVIL ELECTRÓNICO
dc.format.mediumCD ROM
dc.format.mediumPapel
dc.identifier.barcode3560900214414
dc.identifier.urihttps://repositorio.usm.cl/handle/123456789/61664
dc.language.isoes
dc.publisherUniversidad Técnica Federico Santa María
dc.rights.accessRightsB - Solamente disponible para consulta en sala (opción por defecto)
dc.source.urihttp://www.usm.cl
dc.titleSIMULACIÓN DE UN MOTOR DE INDUCCIÓN VÍA HARDWARE USANDO FPGA
dc.typeTesis de Pregrado
dspace.entity.typeTesis

Files

Original bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
3560900214414UTFSM.pdf
Size:
4.77 MB
Format:
Adobe Portable Document Format