EL REPOSITORIO SE ENCUENTRA EN MARCHA BLANCA

 

Thesis
EMULACIÓN DE UN SISTEMA EN UN CHIP (SOC) USANDO UNA PLATAFORMA FPGA SPARTAN-3 DE XILINX

dc.contributor.advisorFREUND GRUNEWALDT, WOLFGANG
dc.contributor.authorBEVENSEE, GUNTHER
dc.contributor.departmentUniversidad Técnica Federico Santa María UTFSM. Departamento de Electrónica
dc.contributor.otherREBOLLEDO CAMPOS, JAIME JOSÉ
dc.coverage.spatialCasa Central, Valparaísoes_CL
dc.date.accessioned2024-11-01T03:09:45Z
dc.date.available2024-11-01T03:09:45Z
dc.date.issued2010
dc.descriptionCatalogado desde la versión PDF de la tesis.es_CL
dc.description.abstractLa necesidad de disminuir el área total y tiempo de desarrollo en un sistema electrónico generó lo que se conoce como sistema en un chip denominado SOC (System on a Chip). En este proyecto se estudiaron los softcores sintetizables, que permiten el desarrollo de un SOC, disponibles para tarjetas de desarrollo Xilinx, MicroBlaze, OpenRiscl200 y LEON3. En detalle se estudiaron las librerías GRLIB, que contienen el socore LEON3, que permiten la creación de un SOC sintetizables. Para esto se creó un SOC en una FPGA Spartan3 que permite demostrar las capacidad de un sistema en un chip creado en base a las librerías GRLIB. Se describió el procesador de 32 bit de arquitectura SPARC LEON3 que es el principal elemento del SOC, la memoria caché, instrucciones y excepciones. Además, se describen el resto de los elemento que componen el SOC estos son: bus de datos AMBA AHB, bus de datos APB, interfaz PS2, interfaz VGA, interfaz de depuración serial, controlador de memoria, ram, cache, controladores de bus, controlador de interrupciones, timer y puertos de entrada y salida. Finalmente se agregó un core PWM a las librerías GRLIB para demostrar la capacidad de expansión de las mismas y se creó una aplicación multitareas, ejecutada bajo el sistema operativo RTEMS, que permite demostrar las capacidades del SOC. Los SOC sintetizables permiten el desarrollo rápido y económico de sistemas electrónicos complejos que pueden ser diseados con gran flexibilidad. Queda a futuro estudiar SOCs con múltiples procesadores y la capacidades de un sistema ejecutando linux.es_CL
dc.description.degreeINGENIERO CIVIL ELECTRÓNICOes_CL
dc.format.mediumCD ROM
dc.format.mediumPapel
dc.identifier.barcode3560900195813
dc.identifier.urihttps://repositorio.usm.cl/handle/123456789/68358
dc.language.isoes
dc.publisherUniversidad Técnica Federico Santa María
dc.rights.accessRightsB - Solamente disponible para consulta en sala (opción por defecto)
dc.source.urihttp://www.usm.cl
dc.titleEMULACIÓN DE UN SISTEMA EN UN CHIP (SOC) USANDO UNA PLATAFORMA FPGA SPARTAN-3 DE XILINXes_CL
dc.typeTesis de Pregradoes_CL
dspace.entity.typeTesis

Files

Original bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
3560900195813UTFSM.pdf
Size:
1.19 MB
Format:
Adobe Portable Document Format