Thesis
Diseño e implementación del algoritmo K-Nearest Neighbors en FPGA para clasificación binaria

dc.contributor.departmentDepartamento de Electrónica e Informática
dc.contributor.guiaPortilla Gómez, Jorge Alexis
dc.coverage.spatialSede Concepción
dc.creatorHidalgo Contreras, Diego Hernán
dc.date.accessioned2025-11-06T16:46:09Z
dc.date.available2025-11-06T16:46:09Z
dc.date.issued2025
dc.description.abstractLa era digital contemporánea se caracteriza por un crecimiento exponencial de datos, impulsado por la proliferación de sensores, redes de campo y dispositivos inteligentes interconectados. En los sistemas de adquisición de datos, presentes en prácticamente cualquier proceso que transforma materiales o información, el control es intrínseco y, en muchos casos, se plantea como un problema de clasificación, donde las decisiones deben generarse en tiempo real bajo condiciones de latencia estricta y comportamiento temporal reproducible. Sin embargo, las tecnologías convencionales basadas en CPU presentan limitaciones para satisfacer estas exigencias, lo que motiva la adopción de arquitecturas capaces de operar con mayores tasas de procesamiento y un paralelismo controlado. Entre las alternativas tecnológicas, las FPGA destacan por su capacidad de ejecución paralela y baja latencia, cualidades esenciales en aplicaciones que demandan cómputo intensivo y respuesta inmediata. Estas ventajas resultan especialmente relevantes en el ámbito del aprendizaje automático, donde algoritmos como k-NN, ampliamente utilizados en clasificación y reconocimiento de patrones por su simplicidad y adaptabilidad, requieren cálculos repetitivos de distancias junto con un ordenamiento eficiente de resultados. Dichas operaciones se adaptan de manera natural a la arquitectura reconfigurable de las FPGA, que permiten ejecutarlas con gran rapidez y aprovechar de forma óptima los recursos disponibles, constituyendo así una alternativa viable frente a las limitaciones de las CPU convencionales. Con el objetivo de validar este enfoque, se diseñó un sistema de clasificación binaria de datos enteros bajo un modelo host–device. En este esquema(...).es
dc.description.programIngeniería de Ejecución en Control e Instrumentación Industrial
dc.format.extent59 páginas
dc.identifier.barcode3560900288829
dc.identifier.urihttps://repositorio.usm.cl/handle/123456789/77123
dc.language.isoes
dc.publisherUniversidad Técnica Federico Santa María
dc.rightsAttribution 4.0 Internationalen
dc.rights.urihttp://creativecommons.org/licenses/by/4.0/
dc.subjectClasificación binaria
dc.subjectComputación especializada
dc.subjectAprendizaje automático
dc.subjectFPGA (Field Programmable Gate Array)
dc.subjectk-NN (k-Nearest Neighbors)
dc.subject.ods4 Educación de calidad
dc.subject.ods8 Trabajo decente y crecimiento económico
dc.subject.ods9 Industria, innovación e infraestructura
dc.subject.ods12 Producción y consumo responsables
dc.titleDiseño e implementación del algoritmo K-Nearest Neighbors en FPGA para clasificación binaria
dspace.entity.typeTesis

Files

Original bundle

Now showing 1 - 1 of 1
Loading...
Thumbnail Image
Name:
3560900288829.pdf
Size:
2.5 MB
Format:
Adobe Portable Document Format

License bundle

Now showing 1 - 1 of 1
No Thumbnail Available
Name:
license.txt
Size:
1.71 KB
Format:
Item-specific license agreed to upon submission
Description: