Browsing by Author "Carrasco Reyes, Gonzalo Ariel"
Now showing 1 - 1 of 1
- Results Per Page
- Sort Options
Thesis Implementación de modelos de electrónica de potencia e FPGAS con técnicas de generación de código(Universidad Técnica Federico Santa María, 2024-11) González Bustos, Cristian Andrés; Carvajal Barrera, Gonzalo Andrés; Lezana Illesca, Pablo Andrés; Departamento de Electrónica; Carrasco Reyes, Gonzalo ArielLA SIMULACIÓN hardware-in-the-loop basada en FPGA es una poderosa herramienta al momento de diseñar y testear prototipos de sistemas de electrónica de potencia. Sin embargo, su adopción se ve disminuida debido a la alta complejidad que conlleva modelar estos sistemas en un lenguaje de programación o e descripción de hardware (HDL). En esta memoria se evalúan múltiples métodos de generación automática de código HDL, en búsqueda de un enfoque tal que el desarrollador solo deba concentrarse en el diseño del sistema mismo, y que genere código suficientemente optimizado. Se realizan múltiples simulaciones para una variedad de sistemas dinámicos distintos, con el fin de validar estos métodos. Al encontrar un toolchain y flujo de trabajo adecuados, el método seleccionado se aplica de forma práctica, implementando un modelo de buck y boost converter en la plataforma BRAIn del AC3E. A nivel de simulación, los sistemas generados cumplen tanto con el comportamiento esperado como con los requisitos de optimización que se buscaban, y se logran integrar exitosamente los modelos en BRAIn a nivel de hardware. El trabajo presentado a lo largo del documento se concreta en la forma de una application note que detalla el proceso de implementación de un circuito de electrónica de potencia en FPGAs para simulación hardware-in-the-loop.
