Ver ítem 
  •   Repositorio USM
  • Sistema de Bibliotecas USM
  • Tesis USM
  • TESIS de Pregrado de acceso ABIERTO
  • Ver ítem
  •   Repositorio USM
  • Sistema de Bibliotecas USM
  • Tesis USM
  • TESIS de Pregrado de acceso ABIERTO
  • Ver ítem
    • español
    • English
  • español 
    • español
    • English
JavaScript is disabled for your browser. Some features of this site may not work without it.

DISEÑO DE UNA PLACA DE CONTROL PARA EL MÓDULO DE UN TRANSFORMADOR DE ESTADO SÓLIDO

Thumbnail
Ver/
m19040972-4.pdf (11.85Mb)
Fecha
2020-12
Autor
DATTWYLER RODRÍGUEZ, FERNANDO
Metadatos
Mostrar el registro completo del ítem
Resumen
La generación, transmisión y distribución de energía son las tres partes de un sistema eléctrico de potencia, en las cuales el transformador cumple un rol fundamental permitiendo transmitir la electricidad en grandes distancias con un alto nivel de eficiencia. Recientemente, los avances de la electrónica de potencia y la implementación de redes inteligentes (Smart Grids), ha traído como consecuencia la popularización del uso de los transformadores de estado sólido (SST). La función de los SSTs es alcanzar el voltaje de la red usando un transformador de alta frecuencia con el fin de reducir el volumen y el peso de un transformador tradicional. Por otro lado, los SSTs permiten la regulación de voltaje y corriente, pudiendo así controlar el flujo de potencia bidireccionalmente y compensar fallas. En este proyecto se diseñará una tarjeta para el control de un módulo SST, el cual considera la captura y procesamiento de datos provenientes desde el hardware de potencia, la comunicación con el sistema de control externo y la generación de disparos para los semiconductores. Asimismo, es diseñado el sistema lógico que permite unir los elementos mencionados. El diseño PCB de la tarjeta es realizada en ALTIUM DESIGNER y el sistema lógico es implementado en la FPGA LATTICE MACHXO2-HC2000. En este documento se encuentran los esquemáticos y lista de componentes necesarios para el montaje de la tarjeta, además de los códigos del sistema lógico implementado.
URI
https://hdl.handle.net/11673/49972
Colecciones
  • TESIS de Pregrado de acceso ABIERTO

© Universidad Técnica Federico Santa María
Avenida España 1680, Edificio U, Valparaíso· 56-32-2654147, Informaciones escribir a email repositorio@usm.cl Repositorio Digital administrado por el Área de Archivo Digital, Dirección de Información y Documentación Bibliográfica Institucional

DSpace software copyright © 2002-2015  DuraSpace
Contacto | Sugerencias
Theme by 
@mire NV


USM
 

 

Listar

Todo PeumoComunidades y Colecciones USMPor fecha de publicaciónAutoresTítulosMateriasProfesor/a GuíaPrograma AcadémicoProfesor CorreferenteEsta colecciónPor fecha de publicaciónAutoresTítulosMateriasProfesor/a GuíaPrograma AcadémicoProfesor Correferente


© Universidad Técnica Federico Santa María
Avenida España 1680, Edificio U, Valparaíso· 56-32-2654147, Informaciones escribir a email repositorio@usm.cl Repositorio Digital administrado por el Área de Archivo Digital, Dirección de Información y Documentación Bibliográfica Institucional

DSpace software copyright © 2002-2015  DuraSpace
Contacto | Sugerencias
Theme by 
@mire NV


USM